日本半导体光掩膜企业正在加速开发面向最尖端制程的技术(图片来源:Tekscend Photomask)
半导体光掩膜领域的日本大型企业将全面启动着眼于2nm(纳米)制程之后的技术开发。大日本印刷(DNP)和TOPPAN控股旗下的Tekscend Photomask(原Toppan Photomasks)分别与海外企业和研究机构展开合作,将开发应对高NA(数值孔径)和1.4nm制程的新型光掩膜。在推进最尖端进程用光掩膜技术开发的同时,当前还将加强传统制程用光掩膜业务。
在半导体行业,代工企业和半导体厂商自主开发的光掩膜被称为“自制光掩膜”,而零部件企业生产的光掩膜被称为“外销光掩膜”。DNP和Tekscend Photomask是与美国Photronics并驾齐驱的大型外销光掩膜企业。
DNP和Tekscend Photomask正在致力于开发的是使用EUV(极紫外)光刻技术的2nm制程的光掩膜。Tekscend Photomask计划在2027年前后开始量产,DNP计划在2027年度开始量产。
DNP将日本Rapidus公司作为2nm制程用EUV光掩膜的客户。Rapidus正力争2027年实现2nm制程的量产。
大日本印刷将向Rapidus供应2nm制程的光掩膜(来源:大日本印刷)
作为再受托方,DNP参与了日本新能源产业技术综合开发机构(NEDO)委托给Rapidus的项目“后5G信息通信系统基础强化研究开发事业”。在该项目中,Rapidus携手美国IBM和比利时imec开发2nm制程技术。DNP也加入其中。
DNP和Tekscend Photomask也将分别启动面向2nm之后制程的光掩膜开发。具体而言,将面向高NA制程和1.4nm制程。
在开发这些面向最尖端制程的光掩膜之际,DNP和Tekscend Photomask分别与外部企业和研究机构展开合作。DNP与imec展开合作,而Tekscend Photomask与IBM合作。DNP在5nm和3nm制程的光掩膜领域也与imec展开联合开发,在2nm制程以后的领域也将继续合作。
Tekscend Photomask也与IBM推进了光掩膜的研发。双方还签订了关于共同开发面向高NA和2nm以后制程的光掩膜的新合同,将在2024年2月起的5年内推进。
自导入EUV光刻以来,光掩膜技术开发的门槛提高。因此,大型代工企业和存储器制造商一直专注于面向最尖端制程的内制光掩膜的研发。结果,在EUV光刻用光掩膜领域,内制光掩膜成为主流。
相应地,在传统制程中使用外销光掩膜的情况有所增加。也就是说,外销光掩膜市场迎来东风。预计外销光掩膜的市场将会增长。在此背景下,外销光掩膜制造商正在增产面向使用DUV(深紫外线)光刻技术的制程的光掩膜,同时也在推进2nm制程等最尖端产品的研发。
以DNP为例来观察,很容易理解。DNP以半导体业界团体美国SEMI的数据为基础推算的结果显示,从2020年到2027年,外销光掩膜的市场规模将以年均8.13%的增长率不断扩大。这一速度超过半导体市场。
因此,DNP正在扩大对外销光掩膜市场来说处于大众消费品市场(Volume Zone)的面向28nm、40nm和65nm等传统制程的光掩膜产能。计划在2023~2025年度投资约200亿日元,将2025年的产能提高至2022年的1.2倍。DNP认为,如果目前最尖端的EUV光刻用光掩膜将来随着EUV光刻技术的成熟而变为传统产品,将从内制产品转向外销产品。也就是说,存在开发Rapidus以外客户的空间。
在外销光掩膜制造商当中,也有企业在形成微细电路图案的原版领域致力于纳米压印的模板。最具代表性的是DNP。该公司正在与涉足半导体制造用纳米压印设备的佳能共同进行研发。计划在2024年度内向客户提供纳米压印模板。预计到2030年前客户将在量产制程中采用。
在半导体制程的一部分引入纳米压印,有助于通过降低耗电量和提高生产率来降低成本。根据是逻辑半导体还是存储器,纳米压印的应用部位有所不同,但举例而言,可以用于导通孔的形成。
DNP希望增加包括纳米压印模板在内的光掩膜业务的营业收入。具体来看,计划2025年度的营业收入比2022年度增加约15%。到2030年度,与2022年度相比,通过EUV光刻用掩模使营收增加约100亿日元,通过纳米压印模板使营收增加约40亿日元。
更多资讯请关注日经BP微信公众号
Original article: http://cn.nikkei.com/columnviewpoint/column/57394-2024-12-06-05-00-10.html?print=1